hallo,
Ik zit met een niet-optimale RS485 bus layout:
1 lange bus met een master links (met termination)
Een interconnectieprint naar 6 strengen met ieder maximaal 16 devices (max 32 totaal).
Al die devices hebben geen termination (is ook niet toe te voegen).
Op zich niet optimaal, maar de snelheid is laag (19k2) en voorheen de kabels kort.
De master en bijbehorende lange bus is echter nieuw.
Die niet-afgesloten bus en nodes zorgen natuurlijk voor reflecties.
Een vuistregel is vaak dat als er 3 à 4 reflecties over de bus kunnen bouncen (4x round trip delay) voor de sample wordt genomen (halverwege de bit-tijd), dan is de storing wel genoeg weggeëbt en kun je wel zonder termination.
Naar mijn idee is in deze situatie 3 à 4 keer niet nodig omdat na 1 round-trip, de reflectie weer termination tegenkomt bij de master en dus stopt. Binnen de vertakte bussen is dat echter niet het geval.
Hoe veel denken jullie dat het nog toevoegt om binnen het gestreepte kader (dat is 1 printje) nog een termination weerstand toe te voegen aan de rechter kant (bij de ?)?
Naar mijn idee voorkomt het in ieder geval 1 reflectiepunt. De "hoofdbus" zal dan iig geen reflecties meer opwekken.
Wat verwachten jullie hiervan?
Of hebben jullie nog een ander idee?
ps:
De bus master en cluster van nodes is reeds bestaand en dient hetzelfde te blijven.