Ik was iets te krap door de bocht met mijn uitspraak "Uitgang Q9 van de laatste 4017 in de keten mag je niet gebruiken": er wordt niets geblokkeerd, maar die uitgang is alleen hoog gedurende de gecombineerde vertragingstijd van alle resets en inverters. In het gegeven geval voor ongeveer 0.6us.
@KlaasZ: Dat weet ik, maar als het niet gezegd wordt kan iemand allicht denken dat het ook voor hogere kloksnelheden te gebruiken is...
De reset vertragingstijd is bij 12V voedingsspanning al snel 200ns per trap, dus als er 10 trappen in serie staan (voor 89 outputs) is de eerste teller 2us 'uit de lucht'. Dat levert dus al een probleem op bij kloksnelheden van 500kHz...
Om met een 1Hz klok in de problemen te komen heb je een keten nodig van -grofweg- een half miljoen trappen. Je hebt dan wel een zware klokdriver nodig om die 7.5µF (500000 klokingangen à 15pF) aan te sturen, en de vertragingstijd van de bekabeling (ca. 13km) zal dan ook wel niet meer te verwaarlozen zijn...
@Arco: Het nut is dat je dan op één breadboard met verschillende voedingslijnen kunt werken, bijv. 3.3, 5 en 12V, met een (LDO)regulator over de gap...
Maar dat ding wat BigClive liet zien spant toch wel de kroon: twee onderbrekingen in de busbars, en dan nog maar 1 bar per kant ook...
@Herms: Aha! Jij hebt dus zo'n rampending als BigClive liet zien...